板子的布局是参考原子哥的核心板,今天大概走了一下线,真心不好搞,走的太难看了

,SDRAM的d0-d15,a0-a12,nand 的 d0-d7走好了
学生党~木有钱,希望板子不会废掉。查了一些资料,遇到的问题,还请各位大神指点一下
1.
SDRAM的线的D~7,D8~15之间是可以调整交换的?
2.准备画四层板,顺序 1.信号 2.GND 3.信号+VCC 4.信号
中间电源层是在我顶层和底层布线完成之后直接铺铜是吗?
3.还有sdram的问题,有人说只要引脚连接上就没问题,不需要在意引脚走线是否等长。
多谢各位
最好还是不要说得这么肯定!我这么说也是因为之前设计没有考虑布线等长而且最长走线也不超过8cm,最终SDRAM时钟无法超过80M,而且网上也有很多设计者没有考虑等长的列子,我看到说最高无法超过90M!但是在我设计时考虑等长后SDRAM时钟都可以跑到理论速度.
一周热门 更多>