本帖最后由 学习stm32f4 于 2018-7-30 22:06 编辑
要使STM32的IO口控制5V电平,网上有一个电路图1所示。
将IO口配置成开漏输出时,以F407为例,根据GPIO框图2,上下拉电阻被关闭。若Output data register(即ODR)输出1,则经过Output control电路后,PMOS导通,NMOS关闭,这样IO引脚电平是VDD,从而图1的第一个三极管导通,继而引起第二个三极管关闭,图1的OUT输出5V。同理,若Output data register输出0,PMOS关闭,NMOS导通,这样IO引脚电平是VSS,第一个三极管关闭,第二个三极管导通,OUT输出0V。
注意:图2中的Output control电路似乎对输入电平有反相作用,并且它的两个输出是相同的。例如IN=1,OUT1=OUT2=0。
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
一周热门 更多>