三个问题:(1)探索者开发板上面的GPIOA引脚的的PA1连接的RMII_REF_CLK,在系统初始化上电的时候通过逻辑分析仪观察有波形出现,这个波形是由LAN8720A的RMII_REF_CLK引脚产生,这个波形的频率是50MHZ,这么理解对吗???(2)GPIOB引脚的PB1接的是4.3寸TFT触摸芯片XPT2046的PEN引脚,用逻辑分析仪测试当开发板接上4.3寸TFT的时候有波形出现,但是与PB1引脚连接的PEN引脚是XPT2046芯片的笔中断引脚,在没有初始化的情况下为什么XPT2046的PEN引脚会有波形出现???(3)关于在JTAG与SW模式下调试时的调试引脚波形问题:在SW模式下应该只用到PA14(JTCK)与PA13(JTMS),为什么PA15引脚上也会有波形??? 求原子哥及各位大神讲解
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
一周热门 更多>