【TI DSP分享季】+DSP硬件开发设计中的基本问题及解决

2019-07-23 13:08发布

如题,这个问题或许比较常见,但是在这里我还是就几个主要的问题跟大家一块的探讨并解决的,都是再设计方案的时候需要注意的:
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
19条回答
vibra2016
2019-07-24 04:14
5. JTAG头的调试使用会遇到的一些问题:
(1) DSP的CLKOUT没有输出,工作不正常。
(2)Emu0,Emu1需要上拉,推荐4.7k或10k电阻。
(3)TCK的频率应该为10M。
(4)在3.3V DSP中,PD脚为3.3V 供电,但是仿真器上需要5V电压供电,所以PP仿真器盒上需要单独供电。
(5)仿真多片DSP。在使用菊花链的时候,第一片DSP的TDO接到第二片DSP的TDI即可。注意当串联DSP比较多的时候,信号线要适当的增加驱动。

一周热门 更多>