关于MSP430时钟系统问题

2019-07-23 13:17发布

各位大大,小弟刚接触MSP430f4152芯片,关于时钟问题有点想不明白。看到例程代码如下:
#include "msp430x44x.h"
void main(void)
{
  WDTCTL = WDTPW + WDTHOLD;    // 停止看门狗
  SCFI0 |= FN_2;                  
FLL_CTL0 = XCAP18PF;
SCFQCTL = 74;                   // (74+1) ×32768 = 2.45Mhz
P1DIR = 0x22;                   // P1.1 & P1.5 输出
  P1SEL = 0x22;              // P1.1 & P1.5输出 MCLK & ACLK
  while(1);                       
}
为什么P1.1可以输出MCLK,P1.5输出ACLK?
还有想问下如何配置各个引脚的时钟?看data sheet哪个部分的资料?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。