这是什么原因

2019-07-23 16:29发布

今天做了一个I/O口的输入检测
设置P1DR &= ~(BIT1 + BIT2 + BIT3 + BIT4);
将P1.1-P1.4口悬空,用示波器和电压表测量,发现P1.1-P1.3为高电平,P1.4为低电平
请问这是什么原因
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。