专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
TI
PLL倍频原理
2019-07-24 15:37
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
TI MCU
6197
4
1487
很早以前就在用PLL但一直没有深入的去研究,之前一直以分频的概念去理解倍频所以有很多想不明白的地方。其实是PLL里的VCO在起作用,VCO是压控震荡器的缩写,它可以在一定范围内输出任意频率的信号,输出频率是由输入电压决定的。所以PLL输出时钟并不是由输入时钟真正倍频得来的,而是由VCO模块输出
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
4条回答
狼牙0354
2019-07-24 21:02
锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,是一种基于输入信号与输出信号反馈给震荡控制器的信号之间相位差的闭环频率控制系统。
基本原理如下
输入信号-> 鉴相器 -> 环路滤波器 -> 压控振荡器-> 输出信号
|————————————————————————————|
鉴相器检测参考时钟与反馈时钟之间的频率差以及相位差并产生一个“up”或者“down”的控制信号,这个控制信号表征着反馈信号是超前还是滞后于参考时钟,这两种不同的控制信号决定了压控振荡器是需要提高频率或者降低频率
加载中...
查看其它4个回答
一周热门
更多
>
相关问题
CPLD的方波输出
4 个回答
11个版本Quartus II 软件下载,安装包网盘合集,附教程,47G!
20 个回答
请大家帮忙到21IC发展大家谈支持我申请新版面
20 个回答
【通知】21ic中国电子网服务条款 (所有人员必读)
1 个回答
满载而归乙亥年,大展鸿途庚子年---集签赢好礼
20 个回答
相关文章
×
关闭
采纳回答
向帮助了您的知道网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
TI
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
×
付费偷看金额在0.1-10元之间
确定
×
关闭
您已邀请
0
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
基本原理如下
输入信号-> 鉴相器 -> 环路滤波器 -> 压控振荡器-> 输出信号
|————————————————————————————|
鉴相器检测参考时钟与反馈时钟之间的频率差以及相位差并产生一个“up”或者“down”的控制信号,这个控制信号表征着反馈信号是超前还是滞后于参考时钟,这两种不同的控制信号决定了压控振荡器是需要提高频率或者降低频率
一周热门 更多>