msp430f235的MCLK、SMCLK、ACLK时钟信号输出问题

2019-08-03 21:13发布

430.jpg 图1    输出.jpg   图2
各位430单片机的大咖们:
     你们好,小弟刚刚开始学习430单片机,很多东西还不是很理解,在此请教你们一些问题。
     图1是我用proteus仿真设计的一个简单电路图,仿真的目的是想用示波器测量MCLK、SMCLK以及ACLK的频率,看看这些频率是否与我设置的时钟源的频率一致。但是不知道为什么,仿真时用示波器测量3个时钟信号,输出都是低电平,实验结果如图2所示。
     程序为:
#include <msp430f235.h>
void clock_init();
void port_init();

/**************************************************/
//               main program                      //
/**************************************************/
void main( void )
{
  WDTCTL = WDTPW + WDTHOLD;            // Stop watchdog timer to prevent time out reset
  clock_init();
  port_init();
  for(;;);
}

/**************************************************/
//               port initiallize program          //
/**************************************************/
void port_init()
{
  P5DIR |=BIT4+BIT5+BIT6;                   //Set P5.4 P5.5 P5.6 output
  P5SEL |=BIT4+BIT5+BIT6;                   //P5.4=MCLK,P5.5=SMCLK,P5.6=ACLK
}

/**************************************************/
//              clock initiallize program         //
/**************************************************/
void clock_init()
{
  DCOCTL |=DCO0+DCO1;                          //设置DCO模式
  BCSCTL1 |=XT2OFF+RSEL2+RSEL1+RSEL0;
  BCSCTL2 |=DIVM_3+DIVS_2;                     //f(MCLK)=f(DCO)/8; f(SMCLK)=f(DCO)/4; f(ACLK)=f(XT1);
}


友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
16条回答
myselfzhangji
2019-08-05 02:02
dirtwillfly 发表于 2014-7-14 20:39
我不是大神。有问题你来论坛发帖就行,我每天都上论坛的。
发了贴可以 @dirtwillfly 这样联系我。  ...

既然可以回答430的相关问题的,在我面前就是大神了,或者至少是前辈了,哈哈!
我现在仔细看了一下user guide,怀疑我的问题出在这里:因为430单片机的I/O口是复用的,有的时候是好几个功能复用一个I/O口,当我设置I/O口为外围模块时,怎么确定设置具体输出的外围模块,你如430g2553的P1.1口,可以作为P1.1/TA0.0/UCA0RXD/UCA0SOMI/A1/CA1,当我设置改口为外围模块时,怎么确定我的外围模块输出是TA0.0,而不是UCA0RXD/UCA0SOMI/A1/CA1,这里一直没有明白,请指教!
谢谢了!

一周热门 更多>