专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
TI
UCS模块的问题
2019-08-04 17:34
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
TI MCU
15066
11
953
我XT2外接的是16M的晶振,我想利用DCO给他升到32M,但是程序有时候是32M,有时候是8M等等等等,代码是
请用过的帮帮我呀 或者有类似的例程也行
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
11条回答
heweibig
2019-08-05 01:52
void main(void) {
WDTCTL = WDTPW+WDTHOLD;
P1DIR |= BIT0;
P1SEL |= BIT0; //可以看ACLK的频率
P2DIR |= BIT2;
P2SEL |= BIT2; //SMCLK
P7DIR |= BIT7;
P7SEL |= BIT7; //MCLK
P5SEL |= BIT2+BIT3;
UCSCTL6 &= ~XT2OFF; //打开XT2
do
{
UCSCTL7 &= ~XT2OFFG; //清除振荡器XT2失效标志
SFRIFG1 &= ~OFIFG; // 清除振荡器失效标志
//上面这句必须有,否则起振了也不会分配成功
}while (UCSCTL7 & XT2OFFG);
/*********************寄存器配置部分******************************/
__bis_SR_register(SCG0);
UCSCTL0 = 0; //设为0
UCSCTL1 = DCORSEL_6; //DCO频率范围在50MHZ以下
UCSCTL2 = FLLD_3 + 1; //D=8,N=1
UCSCTL3 = SELREF_5 + FLLREFDIV_3; //n=8,FLLREFCLK时钟源为XT2CLK;DCOCLK=D*(N+1)*(FLLREFCLK/n);DCOCLKDIV=(N+1)*(FLLREFCLK/n);
UCSCTL4 = SELA_4 + SELS_3 +SELM_3; //ACLK的时钟源为DCOCLKDIV,MCLKSMCLK的时钟源为DCOCLK
UCSCTL5 = DIVA_5; //ACLK由DCOCLKDIV的32分频得到
__bic_SR_register(SCG0); //Enable the FLL control loop
/**********************************************************************/
while (SFRIFG1 & OFIFG){
UCSCTL7 &= ~(XT2OFFG + XT1LFOFFG + DCOFFG); // 清除三类时钟标志位
// 这里需要清除三种标志位,因为任何一种
// 标志位都会将OFIFG置位
SFRIFG1 &= ~OFIFG; // 清除时钟错误标志位
}
P8SEL &= (~(1<<1));
P8DIR |= (1<<1);
while(1){
P8OUT |= (1<<1);
Delay_ms(1000);
P8OUT &= (~(1<<1));
Delay_ms(1000);
}
}
加载中...
查看其它11个回答
一周热门
更多
>
相关问题
CPLD的方波输出
4 个回答
11个版本Quartus II 软件下载,安装包网盘合集,附教程,47G!
20 个回答
请大家帮忙到21IC发展大家谈支持我申请新版面
20 个回答
【通知】21ic中国电子网服务条款 (所有人员必读)
1 个回答
满载而归乙亥年,大展鸿途庚子年---集签赢好礼
20 个回答
相关文章
×
关闭
采纳回答
向帮助了您的知道网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
TI
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
×
付费偷看金额在0.1-10元之间
确定
×
关闭
您已邀请
0
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
void main(void) {
WDTCTL = WDTPW+WDTHOLD;
P1DIR |= BIT0;
P1SEL |= BIT0; //可以看ACLK的频率
P2DIR |= BIT2;
P2SEL |= BIT2; //SMCLK
P7DIR |= BIT7;
P7SEL |= BIT7; //MCLK
P5SEL |= BIT2+BIT3;
UCSCTL6 &= ~XT2OFF; //打开XT2
do
{
UCSCTL7 &= ~XT2OFFG; //清除振荡器XT2失效标志
SFRIFG1 &= ~OFIFG; // 清除振荡器失效标志
//上面这句必须有,否则起振了也不会分配成功
}while (UCSCTL7 & XT2OFFG);
/*********************寄存器配置部分******************************/
__bis_SR_register(SCG0);
UCSCTL0 = 0; //设为0
UCSCTL1 = DCORSEL_6; //DCO频率范围在50MHZ以下
UCSCTL2 = FLLD_3 + 1; //D=8,N=1
UCSCTL3 = SELREF_5 + FLLREFDIV_3; //n=8,FLLREFCLK时钟源为XT2CLK;DCOCLK=D*(N+1)*(FLLREFCLK/n);DCOCLKDIV=(N+1)*(FLLREFCLK/n);
UCSCTL4 = SELA_4 + SELS_3 +SELM_3; //ACLK的时钟源为DCOCLKDIV,MCLKSMCLK的时钟源为DCOCLK
UCSCTL5 = DIVA_5; //ACLK由DCOCLKDIV的32分频得到
__bic_SR_register(SCG0); //Enable the FLL control loop
/**********************************************************************/
while (SFRIFG1 & OFIFG){
UCSCTL7 &= ~(XT2OFFG + XT1LFOFFG + DCOFFG); // 清除三类时钟标志位
// 这里需要清除三种标志位,因为任何一种
// 标志位都会将OFIFG置位
SFRIFG1 &= ~OFIFG; // 清除时钟错误标志位
}
P8SEL &= (~(1<<1));
P8DIR |= (1<<1);
while(1){
P8OUT |= (1<<1);
Delay_ms(1000);
P8OUT &= (~(1<<1));
Delay_ms(1000);
}
}
一周热门 更多>