DSP+FPGA工作问题

2019-08-04 21:16发布

在DSP+FPGA协同工作中,为了使DSP的外扩flash更大,而DSP的总线宽不够,所有用FPGA作了高6位地址的扩展,
现在测试发现上电瞬间,DSP要从外扩flash中引到启动,但是FPGA要从外部EPCS里面加载数据到RAM中,这段时间
高6位地址为高电平,所以DSP就无法加载到代码,也就无法启动。
关于FPGA上电加载这段时间的高脉冲有没有更好的办法去消除,求推荐,谢谢!

友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。