头疼啊,求思路

2019-03-25 07:49发布

现在要用60万门的fpga做一个接口模块,一开始只是四路串口收发,收到的数据经过组合后发出,我用fpga内部寄存器定义的数组,实现了功能。但是,综合后资源利用率达到了80%。

现在,功能扩展了,要完成十路串口的收发,肯定要用块ram来存储收到的数据了。问题是,发出的数据是对十路收到数据的重新排列组合,这种逻辑功能,我应该怎么实现呢??

经验少,没有思路,求大家给点意见!

@00750
此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
13条回答
pinggougou
2019-03-26 15:55
本帖最后由 pinggougou 于 2015-5-21 01:42 编辑
仙猫 发表于 2015-5-19 10:02
至少从字面上理解,现有的4路收发已占资源80%,要扩展成10路收发资源还够不够用是要首先考虑的。
因此做扩展时能否不再使用太多的新添资源,尽量复用现有逻辑,恐怕是个关键。
当然,没看到具体的东西无法准确判断。

没法复用的!

十路收发都是相互独立的,周期接收数据,然后组合成新的十路后周期发送出去……

原来用定义数组的方法时,定义四个接收数组,四个发送数组,然后可以在一个时钟内直接拼接发送数组。

但是如果用ram的话,一个时钟只能取一个数据,这样的话,怎么拼接新的数组?

一周热门 更多>