FPGA的分频问题的求助

2019-03-25 07:52发布

本帖最后由 tangjianyuan 于 2015-3-5 15:14 编辑

大家好,请问各位FPGA大神们,想问一下大家这个多频率怎么编写啊,这是一款EEPROM存储芯片,要求输入如下面频率信号。图中电源电压VCC=3.3V,R1 = 1×(1±10%)KΩ,R2 = 1×(1±10%)KΩ,C1 = 30×(1±10%)pF。输入信号F0 = 1MHz,F1 = F0/2,F2 = F1/2,F3 = F2/2,F4 = F3/2,F5 = F4/2,F6 = F5/2,F7 = F6/2,F8 = F7/2,F9 = F8/2,F10 = F9/2,F11 = F10/2,F12 = F11/2,F13 = F12/2,F14 = F13/2,F15 = F14/2,F16 = F15/2,FC0 = 500KHZ。请问F0,F1,F2,F3,F4,F5,,,的频率怎么分。 QQ截图20150305212803.png QQ截图20150305212821.png
时钟频率由外部clk0产生50MHZ的晶振,从CLK0输入到CPLD芯片内部,但现在我有点不知道怎么把50HMZ的频率,每次都二分频,给到不同的地址上去,百度过,想到用二分频的方法,由于小弟对FPGA不很会用,只是在学校学习过VHDL语言,有些语法还不太会用。请大神们指点一下。下面是我预先写的一个程序,在处理地址上的不同频率,还不太对。望指点一下感激不尽。module VDEE5M40VS(clk_in,cs,led,rest,address);
input clk_in,rest;output [2:0] led;output [16:0] address;output cs;
reg cs;reg clk_out;reg clk_500k;reg [2:0] led;reg [49:0] j;    // 1MHZ counter datareg [99:0] k;    // 500khz counter datareg [31:0] count1;reg [31:0] num;reg [16:0] address;reg [35:0] count2;parameter N=36;
initial begin  count1 <=32'h0000_0000;       count2<=32'h0000_0000;       num<= 32'h0000_0000;       led<= 3'hf0;       cs<=1'b0;       address<= 17'h0000_0000;end

always @(posedge clk_in)begin      if(count2==N/2-1)  // 50MHZfrequency  counter number 50  generate 1MHZ              begin               clk_out <=!clk_out;               count2 <=0;              end              else              count2<= count2+1'b1;
end/*******************************************************************                LED Control 1s 闪烁********************************************************************/
always @(posedge clk_in)   begin      if(num == 32'd50000000)       begin           led[0]<=~led[0];                 num<=32'b0;           end       else       begin           num <= num +1'b1;      endend/********************************************************************                  address  control 这里的多频率/2,加载到不同的地址线上,不知改如何处理**********************************************************************/ always@(posedge clk_out) begin  if(count1 <= 32'd50)       begin           if(count1 %2 ==1'b1)           begin               //we <= 1'b1;               //oe <= 1'b1;          address <= address+1'b1;            end       elsebegin               //we <= 1'b1;              // oe <= 1'b1;          address <= address;                     end            count1 <=count1+1'b1;       end       elsebegin          led [2] <= ~led [2];              count1<= 32'h0000000;              address<=17'h000000;
       end        end/********************************************************************                  generate 500kHZ frequency**********************************************************************/always @(posedge clk_in) //50MHZ clk 时钟信号产生 500KHZ信号begin   if(k==100)    //500KHZ=50MHZ/100        begin         k <=0;         clk_500k <=~clk_500k;        end
end/********************************************************************                  chip cs0  control**********************************************************************/   always @(posedge clk_500k)begin  if(led[2] <=1'b0)       begin       cs<= ~cs;       end       else       cs<= 1'b1;
endendmodule


IC测试QQ群(111938408



此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
6条回答
仙猫
2019-03-26 06:17
tangjianyuan 发表于 2015-3-6 12:43
我是把这个EEPROM芯片按照手册的真值表,置成了读的模式,其实我是要把这个芯片去做老化试验,我是这想的,我把芯片置成读的模式,然后就给芯片加入不同的激励信号,至于输出什么,IO把它拉死了,也就看不到输出是什么,RDY/BUSY脚真值表中是置成高阻,而接到电源,不对不对,
FC0 为给片选信号加入500KHZ的激励信号,你说的FCO是应该为低电平才有效。
现在遇到,我的FPGA不是很会写,不知道这么多的频率,我怎么放到地址线上去,代码有的不好理解。
我是外接了一个50Mhz的芯片,其实这款芯片内部有个振荡器,频率为3.3~5MHZ,是否用内部晶振更好一些?
看电路图已大致可以揣摩出,意图是在“读”模式下把存储器的内容循环输出出来。
功能描述时看似有很多种频率,其实只是逐个做2分频,很规律,只需把存储器的地址线接到一个2进制计数器上,让计数器周而复始转就行了。
如用FPGA做也就是写个不断+1的计数器而已,只需1个process,几行字。

●关于FC0
 图中FC0接的是存储器的片选,0有效。如果让FC0也在变,那么当FC0=1时存储器是不输出,是测试不到数据的。

●关于RDY/BUSY
 俺没查到该型号存储器的datasheet,但按常识RDY/BUSY一般是输出脚,接地可能会冲突损坏芯片。另:RDY/BUSY多为开漏输出,上拉电阻后才能看到芯片的状态,不用时可悬空。

一周热门 更多>