专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
quartus在定义引脚时出现问题,求大神帮忙解决。没招了。
2019-03-25 08:07
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
4002
3
1427
BDF如下
定义引脚截图如下
问题就在这,BDF里的DIV_SEL的四个引脚不能定义。只是一直在在单独定义每个模块。
单个模块的功能是,当是1时2分频,当是0时5分频。然后把四个级联起来,由单片机分别给四个DIV_SEL接口给信号,比如是1101,就是2X2X5X2=40分频。
下面是源程序,
module div (clk_in,reset_n,div_sel,clk_out);
input clk_in,reset_n,div_sel;
output clk_out;
reg [3:0] count;
reg clk_out;
always @ (posedge clk_in or negedge reset_n)
if (~reset_n)
count <= 0;
else if (div_sel)
if (count <1)
count <= count + 1;
else
count <= 0;
else if (~div_sel)
if (count < 4)
count <= count + 1;
else
count <= 0;
always @ (posedge clk_in or negedge reset_n)
if (~reset_n)
clk_out <= 0;
else if ((div_sel && count == 5'd1) || ((~div_sel) && count == 5'd4))
clk_out <= ~clk_out;
endmodule
我觉得是不是程序的问题?(虽然程序最后能单独仿真出波形)还是在级联图形的时候哪没弄对?芯片是altera 的epm240t100c5n
由于是刚接触quartusii不久,东西也是自己看书,上网看资料一点一点摸索的,这最后一步了,实在是有点搞不出来了。所以还请大神们帮帮忙,小弟在此谢过。
此帖出自
小平头技术问答
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
3条回答
lyincyc
2019-03-25 19:32
deweyled 发表于 2014-5-14 11:31
BDF是顶层么?
您方便加我企鹅么?
加载中...
查看其它3个回答
一周热门
更多
>
相关问题
相关文章
基于FPGA的详细设计流程
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
你知道Verilog HDL程序是如何构成的吗
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的知道网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
×
付费偷看金额在0.1-10元之间
确定
×
关闭
您已邀请
0
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
您方便加我企鹅么?
一周热门 更多>