专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
利用FPGA进行AD采样?
2019-03-25 08:23
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
1130
3
1131
AD芯片将采集到的数值通过SPI接口传给FPGA,对于FPGA来说,该如何实现SPI这一部分啊?
只需要实现SPI接口应该就行了吧,至于AD芯片的时序还需不需要弄?
[
本帖最后由 喜鹊王子 于 2013-7-11 16:59 编辑
] 此帖出自
小平头技术问答
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
3条回答
kdy
2019-03-25 22:06
SPI接口的串并转换,应该是FPGA比较擅长的。比UART转换要简单。
直接采用CLK打数据即可。需要用到8bit或者32bit移位操作,视具体SPI协议。
注意做好数据有效性检查工作,长时间的没有时钟输入需要对移位进行复位操作。
暂时没做例子,
第二版Espier已经应要求加入了SPI和AD部分
加载中...
查看其它3个回答
一周热门
更多
>
相关问题
相关文章
基于FPGA的详细设计流程
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
你知道Verilog HDL程序是如何构成的吗
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的知道网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
×
付费偷看金额在0.1-10元之间
确定
×
关闭
您已邀请
0
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
直接采用CLK打数据即可。需要用到8bit或者32bit移位操作,视具体SPI协议。
注意做好数据有效性检查工作,长时间的没有时钟输入需要对移位进行复位操作。
暂时没做例子, 第二版Espier已经应要求加入了SPI和AD部分
一周热门 更多>