ISE 全局时钟缓冲问题

2019-03-25 08:48发布

module count4(out,reset,clk);
    output[1:0] out;
    input reset,clk;
    reg[1:0] out;
  wire clkin;
     always @(posedge clkin)
        begin
            if (reset)
                out<=0; //同步复位
            else
                out<=out+1'b1; //计数
        end
mydcm mydcm(
.CLK_IN1(clk),
.CLK_OUT1(clkin),
.CLK_OUT2(),
.RESET(reset)
);
endmodule

一个简单的计数器,用DCM 的一个输出做计数时钟,另一个做逻辑分析仪的时钟,出现下面的问题
ERROR:NgdBuild:924 - input pad net 'clk' is driving non-buffer primitives:
ERROR:NgdBuild:924 - input pad net 'reset' is driving non-buffer primitives:

纠结好久了 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。