专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
为什么要用CPLD或FPGA?
2019-03-25 08:58
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
4740
4
1051
我现在想给DSP外扩一块AD芯片,采样率要求10M左右。看到网上好多人外扩AD的话一般都会用到FPGA或者CPLD。但是我想如果AD是并口的话,那数据口直接和DSP的数据口连接,然后其他的片选,时钟等连接到DSP的IO口不是直接就可以了吗?为什么看到网上好多人用CPLD和FPGA的。
可能我的问题太水了,不过因为是新手,大家多包含。
我在网上查了许多资料,也没有人说为什么要用CPLD或者FPGA的,也没有说什么条件下用这些。所以很迷惑。
望高手指点。 此帖出自
小平头技术问答
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
4条回答
mrwoshishei
2019-03-25 19:04
很累?接口通讯什么的有问题吗?处理数据的话也不会很累吧?外扩AD和它只进行数据的传输而已。
加载中...
查看其它4个回答
一周热门
更多
>
相关问题
相关文章
基于FPGA的详细设计流程
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
你知道Verilog HDL程序是如何构成的吗
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的知道网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
×
付费偷看金额在0.1-10元之间
确定
×
关闭
您已邀请
0
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
一周热门 更多>