请教cortex-m3处理器读PC返回当前指令地址+4的原因

2019-12-27 19:02发布

额,小弟一直对cortex-m3/m4内核部分不甚理解,特意看了下权威指南.以下是书中原话:

R15为程序计数器PC,是可读可写的,读操作返回当前指令地址+4(由于三级流水线特性及同ARM7TDMI处理器兼容的需要).

额,小弟思考了下三级流水线,以下是小弟的理解,暂且不知道是否正确...

1>取指------译码------执行

2>cortex-m3每次取指都是32位的,也就是4个字节

3>所以如果以当前执行的指令为基准,取指指令应该是当前PC+8字节才对啊,为什么是PC+4???

上面3个步骤是我哪里理解出错了???还是因为其它什么原因???

恳请大神不惜赐教...谢谢...
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
11条回答
redroof
2019-12-28 12:07
因为有摩尔定律,所以各家都是这么干的,Intel就是最著名的这么干的例子
第一代只管按自己当时最自然的做法来实现,完全不管以后这种做法可能成为瓶颈。
反正如果第一代就考虑以后无缝升级兼容,那么第一代就会变的很复杂,就有可能活不到第二代发布的时候了!

如果第一代活下来了,卖的很好了,有钱有资源做下一代了,因为技术的进步,下一代也就可以有比上一代多得多的晶体管可用,因此你完全付得起这个代价来继续维持跟前一代的兼容。

一周热门 更多>