ST资料中关于“VDD_FT”的描述是不严肃的

2020-01-04 18:47发布

我的“关于5V容忍电压的实验”:
0. 实验芯片:STM32F101C6T6A。
1. 置PB6于OG输出模式。
2. 5V容忍脚(选PB6)串接12K电阻到“外接电压”。
3. “外接电压”=8.00V,VPB6在输出1,0时,分别为7.92V和0.02V。
4. “外接电压”=5.50V,VPB6在输出1,0时,分别为5.50V和0.02V。
5. 5V容忍脚(选PB6)串接200欧姆电阻到“外接电压”。
6. “外接电压”=5.50V,VPB6在输出1,0时,分别为5.50V和0.66V。

结论:ST资料中关于“VDD_FT”的描述是不严肃的。

关于这个问题的讨论已经1年半了。
刚发的帖子“__STM32__,关于开漏输出,是否已有结论? ”又得不到回应。很不高兴。
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
56条回答
dzrs0620
2020-01-11 06:09
jyrpxj 发表于 2015-11-20 17:44
STM8S系列人试过7V~8V供电时代码也能执行。但我认为手册上写最高供电5.5V是合理的。 意思是:你超出规定的 ...

我试过更离谱的,有一款产品,输入15V,用7805降压给STM8供电,客户错把7812当成7805焊上去了,然后…………程序照样运行,只是AD采样结果不对,为止还找我麻烦,说我软件有问题,最后排查半天,发现是上述原因,换回7805后一切正常,芯片竟然也没有损坏,神迹了!!!

一周热门 更多>