对于并行收发数据,STM32的FSMC和DMA技术是否适用?

2019-03-23 18:43发布

外设是并行式DAC,时序很简单的,CLK=0 -> IO口(14位)加载数据 -> CLK=1

看了下例子,好像FSMC和DMA对并行数据并不适合,
大神们怎么看?若能给个经验回答或好的例子,不胜感激! 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。