这个分频计程序为什么错啦?

2019-03-25 10:47发布

--将1khz的标准信号std_clk分成周期为2秒的占空比为50%的CE输出
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY freq_division_1 IS
        PORT(std_clk,reset:IN STD_LOGIC;
                CE:OUT STD_LOGIC);
END freq_division_1;
ARCHITECTURE freq_division_1_str OF freq_division_1 IS
BEGIN
        PROCESS(std_clk,reset)
        VARIABLE count:INTEGER RANGE 0 TO 999;
        VARIABLE flag:INTEGER RANGE 0 TO 1;
        BEGIN
                IF(reset='0') THEN
                        count:=0;
                        CE<='1';
                        flag:=0;
                ELSIF (std_clk'EVENT AND std_clk='1') THEN
                        IF(count=999) THEN
                                IF(flag=0) THEN
                                        CE<='0';
                                ELSE CE<='1';
                                END IF;
                                flag:=(flag+1)MOD 2;
                                count:=0;
                        ELSE count:=count+1;
                        END IF;
                END IF;
        END PROCESS;
END freq_division_1_str 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。