晒晒新做的CYCLONE IV核心板 EP4CE15 共享原理图和测试程序

2020-01-26 16:54发布

本帖最后由 engelbert 于 2011-12-7 12:50 编辑

小弟新做的CYCLONE IV核心板跟大家分享一下,先上美图吧,饱饱眼福,呵呵

PB053933 (2)_1.JPG


PB053936_1.JPG


PCB1_1.jpg


PCB2_1.jpg

FPGA使用的是CYCLONE IV的EP4CE15F17C8N,15K的LES,4层PCB,板子上还有256Mbit的SDRAM,256K*16bit的SRAM,EPCS64,32Mbit的并行FLASH,一共引出了110根的IO口(SRAM和FLASH占用了32根),功能还算强大,呵呵


下面是CYCLONE IV的资源

CYCLONE IV.jpg


原理图:
游客,如果您要查看本帖隐藏内容请回复测试代码(Quartus 11.0SP1)
游客,如果您要查看本帖隐藏内容请回复
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。