STM32F103定时器时钟分频后为什么时钟频率不变

2019-03-23 14:51发布

今天看到一个博客写如下:

假设 系统时钟是72Mhz,TIM1 是由PCLK2 (72MHz)得到,TIM2-7是由 PCLK1 得到

关键是设定 时钟预分频数,自动重装载寄存器周期的值

/*每1秒发生一次更新事件(进入中断服务程序)。RCC_Configuration()的SystemInit()的

RCC->CFGR |= (uint32_t)RCC_CFGR_PPRE1_DIV2表明TIM3CLK为72MHz。因此,每次进入中

断服务程序间隔时间为

时间=1/频率×次数

((1+TIM_Prescaler )/72M)*(1+TIM_Period )=((1+7199)/72M)*(1+9999)=1秒 */


我不懂的一句话是“RCC->CFGR |= (uint32_t)RCC_CFGR_PPRE1_DIV2表明TIM3CLK为72MHz”
明明写着2分频,怎么还是72MHZ,请大神解答。


此帖出自小平头技术问答  

8条回答
Li_Lei
2019-03-24 13:07


是很好,我觉得技术问题还是搞明白好,否则自己的程序死的不明不白的,还怎么做人呢????


那时候真没辙呀,以实验结果为准,就是差个2倍

也不至于死啊

一周热门 更多>