DDR3用户接口仿真问题

2020-02-02 10:36发布

在对DDR3控制器的用户接口仿真时,通过给的例子可以看出在init_calib_complete被拉高之前,app_en、app_wdf_end、app_addr等用户接口输入信号均是保持在高电平或者低电平,而输出端ddr3_cs_n,ddr3_ras_n等输出信号却能够发送刷新,激活等命令。
然后我又自己写了一个测试激励,把用户接口的输入信号设置为与例子同样的逻辑电平,为什么总是在仿真到1000ns的时候就断了,不往下仿真了?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
18条回答
dingning123
2020-02-03 12:14
zhuyi1234567899 发表于 2013-11-22 15:05
example_design也是有sim文件的,直接调来仿真便是

你好 我现在已经利用在Modelsim上通过调用sim文件里面的do文件仿真出了控制器的所有波形,现在我想对控制器的APP接口写testbench,初始有一段时间APP接口的时序是不变的,控制器自己向输出接口发送命令,不知道为什么我在对APP接口初始化之后,控制器并不向输出端口发送命令

一周热门 更多>