fpga 三段式状态机状态跳转问题?

2020-02-02 10:44发布

我三段式状态机中的在功能仿真中状态跳转条件没有符合,状态机的状态也改变了,请大家帮忙看看
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
2条回答
ucx
2020-02-02 16:34
我今天实在是闲的无聊,四下转转, 打发点时间。
先不管你想表达什么逻辑,仿真图是很清楚的
可以看出你定义的INIT WRITE READ是0 1 2。
在count==11时,cstate==WRITE 而nstate==READ,那么下一个周期count=12, nstate=WRITE,cstate=READ,同样的道理又跳回11。

一周热门 更多>