FPGA边沿检测正确,而电平检测失灵

2020-02-04 10:47发布

求帮助,本人正设计频率计,输入信号为100Hz,3.3Vpp方波。使用边沿检测(上升沿)对方波周期进行计数得出方波频率为99.9313Hz,基本符合要求。但是使用电平检测对方波某一周期占空比进行计算时,却发现FPGA并不能正常检测出方波电平值,然而程序已通过功能仿真,不知道是哪里配置错误呢?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
6条回答
xiamingmin163
2020-02-04 11:25
首先,没有电平检测这个概念,FPGA内部逻辑资源是触发器和LUT的组合,只有时序逻辑和组合逻辑的区分;
其次,你测占空比完全看以计数高电平的持续时间和低电平的持续时间;
最后,仿真只代表软件层次的思想实现,不代表硬件层次的实现。

一周热门 更多>