【经验分享】KL27 ADC采样引脚设计注意点

2020-02-11 10:07发布

本帖最后由 FSL_TICS_ZJJ 于 2015-10-30 17:29 编辑

          使用MKL27Z64VFM4芯片,PTE30引脚做为ADC输入引脚,经过配置后,通过改变PTE30引脚的电压,发现输出的ADC采样值永远是接近ADC转换位的最大值,比如配置为12位,则转换值大概4095。是什么导致这个问题的呢?
     
      具体原因请查看附件文档:

【经验分享】KL27 PTE30引脚ADC采样问题讲解.pdf (268.33 KB, 下载次数: 33) 2015-10-30 17:29 上传 点击文件名下载附件
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。