专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
FPGA
无源低通滤波器实物测试问题
2020-02-17 19:47
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
7021
18
18
原帖问题是想设计一个无源低通 截止50Mhz 60Mhz衰减大于-3db,200Mhz大于-20db。 承蒙各大师指点后,对其进行重现整改(参考了日本人的那本LC滤波器制作),暂一单端出现,仿真比较成功,但是实际测试时的问题是:信号发生器发出1V 30Mhz 频率时,将发生器的红笔接在途中VCC ,黑笔接GND 再将示波器的地与GND相连,测试端接触VCC时测得的峰峰值只有500mv,改变发生器的频率(10M~100M)在测试时,发现只有在70M左右时,测得的峰峰值最大900mv,其他频率都在500~900mv左右,我直接将两个红笔脱离板子 接在一起测试是1v,没有问题,不知道为什么会在接入电路就衰减啊?? 之前焊的那几个板子也都有这个问题…… 求高手指点…… 焊的恶心,勿拍砖哦!
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
18条回答
GoldSunMonkey
2020-02-19 14:26
GoldSunMonkey 发表于 2013-9-7 23:19
怎么解决的啊?
给我们讲讲
加载中...
查看其它18个回答
一周热门
更多
>
相关问题
如何用FPGA驱动LCD屏?
5 个回答
请教一下各位专家如何用FPGA做eDP接口?
6 个回答
FPGA CH7301c DVI(显示器数字接口)没有数字输出
7 个回答
100颗FPGA的板子,开开眼界
6 个回答
求教自制最小系统版
10 个回答
相关文章
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
基于FPGA的详细设计流程
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的知道网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
FPGA
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
×
付费偷看金额在0.1-10元之间
确定
×
关闭
您已邀请
0
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
给我们讲讲
一周热门 更多>