关于ADC输入带宽的疑惑

2019-03-25 15:00发布

我在一个ADC的数据手册里看到这样一句话
EN2 = 0时−3 dB输入带宽设为28 MHz,而
EN2 = 1时−3 dB输入带宽设为9 MHz。仅在采样速率为2 MSPS
这款ADC的型号是AD7960最高采样率为5MSPS,EN2是用来设置输入带宽的引脚
让我比较迷糊的是:
1、这里的−3 dB是什么意思?
2、为什么输入带宽为9MHz时采样率应该是2MSPS?输入带宽不是应该低于实际采样率吗?
3、为什么不只提供一个28MHz,多一个9MHz的选项的作用是什么?

此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
15条回答
littleshrimp
2019-03-26 11:06
gmchen 发表于 2016-12-14 21:50
仔细看一下数据手册。那里写得很明白,带宽28M或9M都是指输入采样网络的带宽。
什么是-3dB?好像不应该问 ...

"当信号频率很高但是带宽不宽的情况下(绝大部分通信信号都是这种情况,载频很高,但是信号带宽不大),可以用比载频低得多的采样频率进行采样"
结合你的这句话和二楼的信息,可以这样理解吗?
在一个高频信号(ADC带宽允许范围内)上叠加一个低频信号(小于ADC 1/2采样率)
输入ADC
这个信号虽然大于ADC的采样率
但是如果知道这个高频信号的特征(频率,相位?)就可以通过数字滤波器把它滤掉是吗?


另外手册上这样说“仅在采样速率为2 MSPS或更低时使用此较低带宽(9 MHz)
好像在说如果想把输入带宽设置为9MHz就别想让采样率大于2MSPS
我在一篇文章里找到这样一句话
“算出的RC 滤波器是一个低通滤波器,截止带宽为3.11 MHz。 但是,某些设计人员可能会意识到,3.11 MHz 远大于100 kHz 的输入信号频率,因此,该滤波器无法有效降低带外噪声。为 实现更高动态范围,可以换用590 Ω 电阻,以获得100 kHz 的 –3 dB 带宽。这种方法主要有两个问题。由于通带中会有更多 衰减,对于AD7980 ADC 示例,100 kHz 附近的幅度衰减最高 可达30%,因此,信号链精度会大大降低。带宽越小,则建立 时间越长,这使得AD7980 的内部采样保持电容无法在指定的 采集时间内完成充电,因而无法执行下一次有效转换。这导致 ADC 转换精度降低。设计人员应当确保ADC 之前的RC 滤波器能在目标采集时间内 完全建立。这对需要较大输入电流或具有等效的较小输入阻抗 的精密ADC 来说异常重要。”

是不是在说如果使用滤波器的截止带带宽太低的话
会影响建立时间
对于输入电流大或输入阻抗小的ADC来说,不能满足ADC的采样要求?
http://www.analog.com/cn/analog- ... precision-adcs.html

一周热门 更多>