经过一段时间对Verilog的学习,发现其好像是专门为芯片设计和可编程逻辑阵列服务的。小弟学习其最初用意是:不想用Verilog来做FPGA方面开发,而是想用其设计市场上的功能比较单一的通用芯片(如:D触发器,38译码器等等芯片)所组成的数字电路,省去传统数字电路设计中什么逻辑代数化解、卡勒图化解等等步骤,直接根据Verilog设计语句综合出由通用芯片组成的数字电路图,以减少工作量。请问各位高手:verilog能不能设计出由市场上通用芯片(不用FPGA类似功能芯片)组成的数字电路???
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
一周热门 更多>