FPGA板卡要求:
1 脉冲信号相位延迟(延时)
(1)输入周期为100us、正脉冲宽度为15ns的脉冲信号;
(2)相位延迟程序可控,延迟时间范围100-1000ns,精度2ns
(3)延迟数据由上位机下发至板卡上,每次运行时间最长为20s。
2 与上位机采用PCI或PCI-E或USB通信
3 其他功能
AD/DA及简单的逻辑控制,这个比较简单。
开发周期2个月。
欢迎有意向的联系我:18600502495 徐先生。
技术水平不够、要价太高、没有相关经验的就别联系我了!
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
:)
一周热门 更多>