V6设置clocking wizard

2020-02-27 21:18发布

使用Virtex6的clocking wizard来使用分频,先元件申明,
component clk_wiz_v3_3
               port (
                         
                              RESET     : IN   STD_LOGIC;
                              CLK_IN1_P : IN   STD_LOGIC;
                              CLK_IN1_N : IN   STD_LOGIC;
                              CLK_out1  : out  STD_LOGIC
                         );
     END COMPONENT;

然后例化元件,
                    clk_out : clk_wiz_v3_3
  PORT MAP (
    RESET        => RESET,
         CLK_IN1_P    => CLK_P,
         CLK_IN1_N    => CLK_N,         
    CLK_out1     => CLK10K
  );


再在ise core generator中产生ip核,什么都没设置,只设置了差分输入、输入频率,输出频率,结果怎么都不对,示波器测试相应引脚没有clk输出。请帮助看看,谢谢!
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
8条回答
entepino
2020-02-28 08:18
雪夜虫子 发表于 2013-8-26 16:40
1、检查RESET是否极性搞错了;
2、检查输入时钟是否存在,相关管脚约束是否正确。 ...

时钟是有的,无论仿真还是实际的输入。管脚应该也没有问题,从这个管脚曾经输出过原语对差分时钟的信号的处理。还有其他可能吗,尤其clocking wizard设置部分?

一周热门 更多>