2023-05-11 10:45发布
大家好
当谈到主控和从控都控制时钟和数据线的场景时,我有点困惑。
到目前为止,我已经了解到:我了解到,当主设备启动写操作时,它需要控制时钟和数据线来向从设备发送数据。然而,我不太清楚奴隶是如何控制这些线路的,以及它是在什么时候这样做的。
有人能帮我解释一下吗?具体来说,我很好奇从机是如何控制时钟和数据线的。从从设备读取操作期间会发生这种情况吗?如果是,这个过程是如何工作的?
期待您对此问题的见解和澄清!
提前谢谢!
一般出现这种情况的情景是:从设备保持SCL较低是为了延长时钟。(否则,您可以使用I2C拓扑,其中在同一总线上有多个主机,但我觉得这不是您在这里所讨论的问题。)参考说明:https://www.i2c-bus.org/clock-stretching/
最多设置5个标签!
一周热门 更多>