在一般的推挽电路中为什么考虑电路负载时常用容性负载,而不是阻性或感性?

2019-03-27 11:21发布

问题如图所示 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
12条回答
chunyang
2019-03-28 11:53
楼主应该交待清楚问题的前提,“常用的推挽电路”一说通常特指放大器,比如甲乙类音频功放、运算放大器等等就属于这类,其负载大都是阻性的,容性负载几乎没有。而楼主问题涉及的却是逻辑门电路的内电路,这时当然情况完全不同,这里的推挽电路是数字电路中的一部分,根本不是放大器。就CMOS门电路而言,其负载通常也是CMOS电路,CMOS电路的输入阻抗极高,可以认为是开路,但MOS管的栅极具有一定的电容量,CMOS电路的耗电很大程度上与MOS管的栅容充放电有关,这时的电路模型自然是容性负载,而这是CMOS电路的特征,根本不可说什么“推挽电路的负载通常为容性”。

一周热门 更多>