SRIO:6678与K7-FPGA进行SRIO连接,从4x变为1X,DSP端如何处理

2019-07-15 18:14发布

本人在项目中使用ti-TMS320C6678和K7 FPGA 通过SRIO通信,需要连接为4X,在初始化完成后,通过查询DSP端的“SPnCTL”寄存器,发现连接模式由4X训练成1x,在使用过程中需要保证4X连接才能保证传输带宽,在初始化后如何保证4x变为1x的情况下重新初始化为4X?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。