专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
FPGA
IP核NCO卡在生成界面是怎么回事?急求大神帮忙~~~感激不尽!!
2019-07-15 21:54
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
7749
4
1528
已经破解了NCO这个IP核,如图:
但是生成的时候一直卡在这里:
并且设置参数的时候无论怎样修改参数,生成的波形实际频率都显示为1Hz,如图:
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
4条回答
alasga
2019-07-16 03:08
1、 生成的频率real output frequency只跟clock rate 和phase accumulater precision 两个参数有关,这两个参数确定之后,real output frequency 基本确定;
2、desired output frequency 顾名思义就是你期望的输出频率,即“理想输出频率”,real output frequency 实际生成的频率,两者之间略有差别,几乎可以忽略;
3、关于卡在生成界面的问题,你可以查看最终生成的文件,只要包含“.qip,.v两个文件,即可正常使用;
4、你可以通过用较高速的时钟,如4倍real output frequency 速度去采样NCO的输出,如果最终的采样关系正好满足4倍也证明NCO可正常使用。
加载中...
查看其它4个回答
一周热门
更多
>
相关问题
如何用FPGA驱动LCD屏?
5 个回答
请教一下各位专家如何用FPGA做eDP接口?
6 个回答
FPGA CH7301c DVI(显示器数字接口)没有数字输出
7 个回答
100颗FPGA的板子,开开眼界
6 个回答
求教自制最小系统版
10 个回答
相关文章
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
基于FPGA的详细设计流程
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的知道网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
FPGA
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
×
付费偷看金额在0.1-10元之间
确定
×
关闭
您已邀请
0
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
2、desired output frequency 顾名思义就是你期望的输出频率,即“理想输出频率”,real output frequency 实际生成的频率,两者之间略有差别,几乎可以忽略;
3、关于卡在生成界面的问题,你可以查看最终生成的文件,只要包含“.qip,.v两个文件,即可正常使用;
4、你可以通过用较高速的时钟,如4倍real output frequency 速度去采样NCO的输出,如果最终的采样关系正好满足4倍也证明NCO可正常使用。
一周热门 更多>