ModleSim仿真的时候有一个信号不能被赋值

2019-07-15 21:58发布

各位大神,

我的一个ModleSim代码如下,其中的rst信号初始化拉低,几个延时后不能拉高,搞不懂为什么,还望各位提供点儿思路!谢谢!仿真波形在代码下边,rst一直不能拉高。
  1. `timescale 1ns/1ps

  2. module uart_tb();

  3.   reg clk_50M;
  4.   reg rst;
  5.   reg rs232_rx;
  6.    
  7.   initial begin

  8.     clk_50M = 0;
  9.     forever #10 clk_50M = ~clk_50M;
  10.   end
  11.   
  12.   initial begin
  13.     rst = 0;
  14.     #500 rst = 1;
  15.     #1000 $stop;
  16.   end
  17.   
  18.   initial begin
  19.     rs232_rx = 0;
  20.     forever #15 rs232_rx = ~rs232_rx;
  21.   end
  22.   
  23.   my_uart_top my_uart_top0(
  24.     .clk(clk_50M),
  25.     .rst_n(rst),
  26.     .rs232_rx(rs232_rx)
  27.     );
  28.   
  29. endmodule
  30.   
  31.    
复制代码
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。