专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
FPGA
如何使用modelsim仿真?
2019-07-16 00:52
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
16280
4
1580
如何使用modelsim
仿真
?
是不是一定要有testbench .v 文件?
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
4条回答
youzizhile
2019-07-16 08:02
1. 建一个总文件夹,如top
2. 为源代码,测试台文件,仿真各建一文件夹。如src,tb,sim
3. 编写源代码,testbench。如top.v,tb_top.v文件,同时文件名里的模块名与文件名相同,如module top( ), module tb_top( )。
4. 再sim文件夹里加入tb.f文件:../tb/tb_top.v
../src/top.v
../tb/tb_top-y
../src +libext+.v(这里源代码中可有许多,下一次做的DPLL必须要用第二种)
5. 下面开始仿真,仿真,顾名思义要在仿真文件夹sim中进行。pwd 出现当前目录cd ..当前目录向上一级 cd e:/modelsim进入e盘中的modelsim目录
6. vlib work (建工作库),此时从库文件中含有modelsim自动生成的_into文件。
7. vlog –f tb.f (编译 .v文件),此时库文件加入了top.v 和 tb_top.v模块
8. vsim -voptargs=”+acc” tb_top (在testbench中测试源代码),此时sim文件夹里出现了vsim文件,work文件夹里有一些仿真文件。同时在modelsim中出现sim项。
9. 右击sim项中的实例名称,点击 add to wave all items indesign 。本例中实例项是inst_top。(cnt inst_top(端口连接) 其中top为实例引用的模块名称,inst_top为实例引用中的实例名称),在wave窗口中出现的信号为/tb_top/clk
/tb_top/rstn
/tb_top/cnt(它们为连到端口的信号)
/tb_top/inst_top/i_clk
/tb_top/inst_top/i_rstn
/tb_top/inst_top/o_top (它们为模块cnt中定义的端口)。
10. 出现wave窗口,仿真即可。其中wave窗口中的按钮doom in ,doom out ,doomfull。可调整波形大小。
11. 批处理文件(do文件):quit -sim
vlog -f tb.f
vsim -voptargs=”+acc” tb_top
add wave sim:/tb_top/inst_top/*
保存为sim.do文本文件,它等同于7—9步。
modelsim使用总结.zip
下载积分: 积分 -1 分
324 KB, 下载次数: 26, 下载积分: 积分 -1 分
加载中...
查看其它4个回答
一周热门
更多
>
相关问题
如何用FPGA驱动LCD屏?
5 个回答
请教一下各位专家如何用FPGA做eDP接口?
6 个回答
FPGA CH7301c DVI(显示器数字接口)没有数字输出
7 个回答
100颗FPGA的板子,开开眼界
6 个回答
求教自制最小系统版
10 个回答
相关文章
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
基于FPGA的详细设计流程
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的知道网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
FPGA
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
×
付费偷看金额在0.1-10元之间
确定
×
关闭
您已邀请
0
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
1. 建一个总文件夹,如top
2. 为源代码,测试台文件,仿真各建一文件夹。如src,tb,sim
3. 编写源代码,testbench。如top.v,tb_top.v文件,同时文件名里的模块名与文件名相同,如module top( ), module tb_top( )。
4. 再sim文件夹里加入tb.f文件:../tb/tb_top.v
../src/top.v
../tb/tb_top-y
../src +libext+.v(这里源代码中可有许多,下一次做的DPLL必须要用第二种)
5. 下面开始仿真,仿真,顾名思义要在仿真文件夹sim中进行。pwd 出现当前目录cd ..当前目录向上一级 cd e:/modelsim进入e盘中的modelsim目录
6. vlib work (建工作库),此时从库文件中含有modelsim自动生成的_into文件。
7. vlog –f tb.f (编译 .v文件),此时库文件加入了top.v 和 tb_top.v模块
8. vsim -voptargs=”+acc” tb_top (在testbench中测试源代码),此时sim文件夹里出现了vsim文件,work文件夹里有一些仿真文件。同时在modelsim中出现sim项。
9. 右击sim项中的实例名称,点击 add to wave all items indesign 。本例中实例项是inst_top。(cnt inst_top(端口连接) 其中top为实例引用的模块名称,inst_top为实例引用中的实例名称),在wave窗口中出现的信号为/tb_top/clk
/tb_top/rstn
/tb_top/cnt(它们为连到端口的信号)
/tb_top/inst_top/i_clk
/tb_top/inst_top/i_rstn
/tb_top/inst_top/o_top (它们为模块cnt中定义的端口)。
10. 出现wave窗口,仿真即可。其中wave窗口中的按钮doom in ,doom out ,doomfull。可调整波形大小。
11. 批处理文件(do文件):quit -sim
vlog -f tb.f
vsim -voptargs=”+acc” tb_top
add wave sim:/tb_top/inst_top/*
保存为sim.do文本文件,它等同于7—9步。
modelsim使用总结.zip 下载积分: 积分 -1 分
324 KB, 下载次数: 26, 下载积分: 积分 -1 分
一周热门 更多>