专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
FPGA
FPGA 按键问题
2019-07-16 01:21
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
12320
12
1068
第一个问题是圆圈1:为什么要clk啊?我觉得不用也可以。个人觉得。
第一个问题是圆圈2:这句话是什么意思啊?
第一个问题是圆圈3:为什么要if这句呢?为什么不可以是直接的if(!key) led=~led;
会哪个帮我回答那个好了。谢谢拉啊
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
12条回答
九章融碎心平凡
2019-07-17 01:48
module key(rst_n,clk,key,led);//key:模块名称,rst_n、clk、key、led:信号名称
input rst_n;//输入复位信号,rst_n只是一个名称,关键是在调用模块时传递进来的信号;
input clk;//输入时钟信号;
input key;//输入按键信号;
output led//输出点灯信号:高低电平使灯闪烁;
reg led;//因为需要改变输出信号的状态,所以需要申明为reg;
always @(posedge clk or negedge rst_n)begin//当时钟的上升沿或复位信号下降沿执行
if(!rst_n)//这儿就是你提的第2个问题:首先,只有时钟上升沿和复位下降沿才执行这里面的内容,
led<=1'b0;//其次,当复位下降沿的时候,检测到的rst_n就为低电平,所以!(取反)为1,就执行初始化赋值
else if(!key)//当key为低电平
led<=~led;//改变电平值
end
/*
模块的主要作用就是按KEY使LED灯状态改变。
几点忠告:
1.FPGA注意时序的概念;
2.FPGA注意并行的概念;
3.FPGA注意模块的概念;
4.不懂的可以自己仿真(ISE.Modlesim)查看结果;
5.多看基本的资料,使得自己入门才能更好的沟通,学习是要靠自己的。
*/
加载中...
查看其它12个回答
一周热门
更多
>
相关问题
如何用FPGA驱动LCD屏?
5 个回答
请教一下各位专家如何用FPGA做eDP接口?
6 个回答
FPGA CH7301c DVI(显示器数字接口)没有数字输出
7 个回答
100颗FPGA的板子,开开眼界
6 个回答
求教自制最小系统版
10 个回答
相关文章
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
基于FPGA的详细设计流程
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的知道网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
FPGA
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
×
付费偷看金额在0.1-10元之间
确定
×
关闭
您已邀请
0
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
input rst_n;//输入复位信号,rst_n只是一个名称,关键是在调用模块时传递进来的信号;
input clk;//输入时钟信号;
input key;//输入按键信号;
output led//输出点灯信号:高低电平使灯闪烁;
reg led;//因为需要改变输出信号的状态,所以需要申明为reg;
always @(posedge clk or negedge rst_n)begin//当时钟的上升沿或复位信号下降沿执行
if(!rst_n)//这儿就是你提的第2个问题:首先,只有时钟上升沿和复位下降沿才执行这里面的内容,
led<=1'b0;//其次,当复位下降沿的时候,检测到的rst_n就为低电平,所以!(取反)为1,就执行初始化赋值
else if(!key)//当key为低电平
led<=~led;//改变电平值
end
/*
模块的主要作用就是按KEY使LED灯状态改变。
几点忠告:
1.FPGA注意时序的概念;
2.FPGA注意并行的概念;
3.FPGA注意模块的概念;
4.不懂的可以自己仿真(ISE.Modlesim)查看结果;
5.多看基本的资料,使得自己入门才能更好的沟通,学习是要靠自己的。
*/
一周热门 更多>