专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
FPGA
SF-BASE模块配套开发指南
2019-07-16 01:42
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
12853
6
1146
本
开发板
目前正在火热团购中,活动页面:
http://bbs.elecfans.com/jishu_332506_1_1.html
1
概述
SF-BASE
模块配套
SF-CY3
FPGA
核心开发板,这个小模块板载丰富的外设接口,
8
个
LED
流水灯、
4
位数码管、
4
位拨码开关、蜂鸣器以及
AD/DA
芯片
,这些外设非常适合于初学者来使用
FPGA
来实现一些基本的驱动控制,它是初学者入门学习的不二之选。
欢迎加入
FPGA/CPLD
助学小组一同学习交流:
所有模块淘宝热销中:
http://item.taobao.com/item.htm?id=18158569652
配套
pdf
开发指南目录
6 SF-BASE子板开发指南 128
6.1 功能与原理图介绍 128
6.1.1 主要外设芯片及装配 128
6.1.2 插座管脚定义 129
6.1.3 蜂鸣器电路 130
6.1.4 LED指示灯电路 130
6.1.5 拨码开关电路 131
6.1.6 数码管电路 132
6.1.7 AD转换电路 133
6.1.8 DA转换电路 134
6.2 逻辑(Verilog)实例3——PWM驱动蜂鸣器 134
6.2.1 实验原理 134
6.2.2 Verilog参考代码 135
6.2.3 仿真验证 136
6.2.4 工程实践 137
6.3 逻辑(Verilog)实例4——流水灯 139
6.3.1 实验原理 139
6.3.2 Verilog参考代码 140
6.3.3 仿真验证 140
6.3.4 工程实践 142
6.4 逻辑(Verilog)实例5——模式流水灯 144
6.4.1 实验原理 144
6.4.2 Verilog参考代码 144
6.4.3 仿真验证 145
6.4.4 工程实践 147
6.5 逻辑(Verilog)实例6——数码管显示 148
6.5.1 实验原理 148
6.5.2 Verilog参考代码 149
6.5.3 仿真验证 152
6.5.4 工程实践 152
6.6 逻辑(Verilog)实例7——基于In-System Sources and Probes Editor的AD采集 153
6.6.1 概述 153
6.6.2 AD采样控制原理 154
6.6.3 In-System Sources and Probes Editor例化 155
6.6.4 Verilog参考代码 159
6.6.5 仿真验证 162
6.6.6 工程实践 162
6.7 逻辑(Verilog)实例8——基于In-System Sources and Probes Editor的DA输出 166
6.7.1 概述 166
6.7.2 DA采样控制原理 166
6.7.3 In-System Sources and Probes Editor例化 167
6.7.4 Verilog参考代码 168
6.7.5 仿真验证 173
6.7.6 工程实践 173
6.8 基于Qsys的NIOS II实例4——PIO中断控制 174
6.8.1 工程移植 174
6.8.2 添加组件 175
6.8.3 例化系统 179
6.8.4 时序约束 181
6.8.5 软件编程 182
6.9 基于Qsys的NIOS II实例5——数码管定时器中断 184
6.9.1 功能概述 184
6.9.2 组件编辑 185
6.9.3 组件添加 188
6.9.4 例化系统 197
6.9.5 软件编程 200
6.10 基于Qsys的NIOS II实例6——AD/DA组件 202
6.9.1 功能概述 202
6.9.2 组件编辑 203
6.9.3 组件添加 210
6.9.4 例化系统 217
6.9.5 软件编程 219
2
硬件
电路
介绍
2 SF-BASE
子板主要外设芯片及其功能描述见下表。
外设芯片主要功能32PIN
的
OUPLLN
插座
用于
SF-BASE
子板上的各个外设与
SF-CY3
核心板相连。
5V
有源蜂鸣器
FPGA
的
IO
口控制该蜂鸣器发声。
8
个
LED
指示灯
用于流水灯实验。4
位数码管
可以显示
0-F
的字符。
TLC549CD(
AD
芯片)
AD
转换芯片,可以通过改变外部可变电阻器的值从而改变该芯片采集的模拟电平值。
DAC5571(
DA
芯片)
DA
转换芯片,可以通过外部
LED
亮度来观察不同的输出模拟电压值。
各个主要外设芯片的实物位置如图所示。
SF-BASE
板载
32PIN
插座
P1
,对应与
SF-CY3
核心板的
32PIN
插座
P2
相连。连接后,
SF-CY3
核心板和
SF-BASE
子板呈直角,如图所示。
3 SF-BASE
购买清单
套件名称主要配件价格淘宝链接SF-BASE
子模块
SF-BASE
焊接好的板子一块
资料光盘一张RMB99http://item.taobao.com/item.htm?spm=686.1000925.1000774.5.Se3V7t&id=18922263863说明:红 {MOD}字体为本链接对应的套件。
SF-BASE模块介绍(SF-CY3配套).pdf
下载积分: 积分 -1 分
280.85 KB, 下载次数: 24, 下载积分: 积分 -1 分
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
6条回答
TauRus-Knight
2019-07-16 23:21
目前正在学习fpga和cpld中,准备下手买来实际操作,,支持楼主
加载中...
查看其它6个回答
一周热门
更多
>
相关问题
如何用FPGA驱动LCD屏?
5 个回答
请教一下各位专家如何用FPGA做eDP接口?
6 个回答
FPGA CH7301c DVI(显示器数字接口)没有数字输出
7 个回答
100颗FPGA的板子,开开眼界
6 个回答
求教自制最小系统版
10 个回答
相关文章
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
基于FPGA的详细设计流程
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的知道网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
FPGA
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
×
付费偷看金额在0.1-10元之间
确定
×
关闭
您已邀请
0
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
一周热门 更多>