最近遇到一个问题很疑惑:1.查看STM32F103XXX参考手册的时钟树得SYSCLK最大为8/2*9=36MHz;
2.查看STM32_Library_Manual,15.2.6 函数void RCC_PLLConfig(u32 RCC_PLLSource, u32 RCC_PLLMul),其中RCC_PLLSource取值RCC_PLLSource_HSI_Div2,RCC_PLLMul取值范围:
得SYSCLK最大为8/2*16=64MHz;
网上查资料
http://blog.sina.com.cn/s/blog_a5b8978f0101f39i.html却得到不同的时钟树:
请问STM32使用HSI时的最大SYSCLK到底是多少?
此帖出自
小平头技术问答
我是学电子专业偏硬件的,我平时还是8位机用的比较多,32位的最近才做过一个项目。今后的规划也是打算走软件这条路。所以想多深入一点学学RTOS,这年头芯片集成度越来越高外围设计的门槛越来越低,不会点软件实在没有竞争力了。
一周热门 更多>