专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
FPGA
怎么才能使148.5M分频得到3.072M?
2019-07-16 02:20
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
17378
8
1637
我用的是SPARTAN3,请问怎么才能使148.5M分频得到3.072M,谢谢!
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
8条回答
小芳
2019-07-16 11:20
用DCM可能可以实现,但是毕竟实际应用中,DCM这类资源非常宝贵,往往在选型是可能就已经想好了用途了。为一个3.072就用2个,有时候实际中没办法用。
3.072M的时钟频率较低,且实际应用中对其占空比的要求是很低的,可以用计数分频来做。大致思路如下:
用27M分得3.072M:27/3.072=8.7890625,介于8和9之间。可以做一个模8计数器和一个模9计数器,在二者之间切换,用另一个计数器控制好模8和模9计数器切换的时刻即可。
同理,74.25M或74.25/1.001M分得3.072也是,介于24和25之间,在模24和模25计数器之间切换。
我看过别人的代码,大体思路就是上边这样的,有点扩频的意思。实际应用中,工作非常稳定,可见其精度也是够用的。因为是别人的代码,细节我就不过多涉及了。
加载中...
查看其它8个回答
一周热门
更多
>
相关问题
如何用FPGA驱动LCD屏?
5 个回答
请教一下各位专家如何用FPGA做eDP接口?
6 个回答
FPGA CH7301c DVI(显示器数字接口)没有数字输出
7 个回答
100颗FPGA的板子,开开眼界
6 个回答
求教自制最小系统版
10 个回答
相关文章
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
基于FPGA的详细设计流程
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的知道网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
FPGA
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
×
付费偷看金额在0.1-10元之间
确定
×
关闭
您已邀请
0
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
3.072M的时钟频率较低,且实际应用中对其占空比的要求是很低的,可以用计数分频来做。大致思路如下:
用27M分得3.072M:27/3.072=8.7890625,介于8和9之间。可以做一个模8计数器和一个模9计数器,在二者之间切换,用另一个计数器控制好模8和模9计数器切换的时刻即可。
同理,74.25M或74.25/1.001M分得3.072也是,介于24和25之间,在模24和模25计数器之间切换。
我看过别人的代码,大体思路就是上边这样的,有点扩频的意思。实际应用中,工作非常稳定,可见其精度也是够用的。因为是别人的代码,细节我就不过多涉及了。
一周热门 更多>