请问40M晶振输出异常可能有哪些原因?有源晶振

2019-07-16 16:17发布

本帖最后由 mouxiang 于 2016-1-13 17:36 编辑

如下图所示,40M晶振输出异常: !cid_64b6e8a9$c23a3f2377$Coremail$bunnymou3.png 1 测量条件是,晶振输出通过0欧电阻与FPGA时钟输入连接。
其输出波形如下: 1.png 如果将示波器从直流改为交流测量,如下图: 2.png 下图为3.3V供电的波形: 3.png 2 测量条件是,去掉晶振输出脚到FPGA时钟输入间的电阻R125,即晶振输出脚悬空。
其输出波形如下: 4.png 如果将示波器从直流改为交流测量,如下图: 5.png 3.3V输入电压的波形如下图: 6.png 3 我用一块正常的其他板子测试,板上也有40M晶振,且晶振部分电路相同。无论输出是否接负载,均得到下图,示波器频率读数为40M 7.png 以上是我测试时的一些现象。想请教各位朋友一下是否有遇到过类似的问题。先谢过了!
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。