高速时钟分配电路及布线对电源分割的影响,

2019-07-16 21:49发布

什么是“立体包地”?

板子上有一片时钟分配芯片,即100Mhz时钟输入,输出20多路相同频率的时钟。该时钟芯片摆在底层,时钟走线也布在底层,最靠近底层的内层是一个电源层,分割了不同电源,如下图所示,调试的时候发现紫 {MOD}分块的电源被耦合了100Mhz的交流分量,幅度大概在150mV左右。: y: K# v# T* L2 L
请问有什么补救的措施吗?是不是倒数第二层分配成地层不会有这个问题啊?



友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
19条回答
胖子的逆袭
2019-07-18 21:42
爱吃果冻 发表于 2014-10-24 11:46
1、是否是调整有几种方法,一个就是频率的高低,再就是走张的长短,还是一种就是信号的上升沿与走线的延 ...

现在总结这个问题:& H9 O2 ^* U) `/ Q& h0 b
1. 可以确定的是时钟走线的回流路径是走-3.3V平面的。; c) q  m7 Q0 s9 E% W. n
2. 所有时钟走线没有跨-3.3V平面的分割;也即时钟走线没有跨参考平面。* {- w3 j7 e+ @6 R& a, c
3. 参考平面耦合进去了时钟信号幅度在200mV左右。9 ^! q+ ?, x3 n7 z) X* G6 {
4. 将此参考平面改变成+3.3V无法现象是一样的。
5. 将此参考平面改变成GND平面,耦合进来的信号p-p值大幅度减少到20到40mV;也许接地点越多减少幅度会更大甚至完全去除(这只是猜测)。
6. 将此参考平面独立成无任何属性的铜皮,现象一样(和连到+3.3V一样)。: q! j) V- W6 Z
7. 将参考平面独立成无任何属性的铜皮,并加2.2pf、10pf、1nf等电容(总电容个数20个左右)到地,现象也一样,无法滤除此交流信号。



综上所述:是否时钟走线的回流路径在此参考平面中被阻挡了呢?从而导致信号没有宣泄的出口。但是为什么又有能量向空间辐射呢?

一周热门 更多>