高速时钟分配电路及布线对电源分割的影响,

2019-07-16 21:49发布

什么是“立体包地”?

板子上有一片时钟分配芯片,即100Mhz时钟输入,输出20多路相同频率的时钟。该时钟芯片摆在底层,时钟走线也布在底层,最靠近底层的内层是一个电源层,分割了不同电源,如下图所示,调试的时候发现紫 {MOD}分块的电源被耦合了100Mhz的交流分量,幅度大概在150mV左右。: y: K# v# T* L2 L
请问有什么补救的措施吗?是不是倒数第二层分配成地层不会有这个问题啊?



友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
19条回答
爱吃果冻
2019-07-19 02:16
胖子的逆袭 发表于 2014-10-24 11:46
现在总结这个问题:& H9 O2 ^* U) `/ Q& h0 b
1. 可以确定的是时钟走线的回流路径是走-3.3V平面的。; c)  ...

7. 将参考平面独立成无任何属性的铜皮,并加2.2pf、10pf、1nf等电容(总电容个数20个左右)到地,现象也一样,无法滤除此交流信号。

你的电容是加在考平面与地之间还是其它位置?所有的信号最后都是通过信号回路回到driver的电源负极,看看这个回路中是哪个部分出了问题



一周热门 更多>