高速时钟分配电路及布线对电源分割的影响,

2019-07-16 21:49发布

什么是“立体包地”?

板子上有一片时钟分配芯片,即100Mhz时钟输入,输出20多路相同频率的时钟。该时钟芯片摆在底层,时钟走线也布在底层,最靠近底层的内层是一个电源层,分割了不同电源,如下图所示,调试的时候发现紫 {MOD}分块的电源被耦合了100Mhz的交流分量,幅度大概在150mV左右。: y: K# v# T* L2 L
请问有什么补救的措施吗?是不是倒数第二层分配成地层不会有这个问题啊?



友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
19条回答
爱吃果冻
2019-07-19 11:51
胖子的逆袭 发表于 2014-10-24 11:48
driver的供电是+3.3V所以紫 {MOD}平面和driver的供电没有关系,所以回流到了紫 {MOD}平面以后还需要跨越到+3.3V或 ...

我个有觉得回流到紫 {MOD}平面后,最后还得回到Driver供电的负极,也就是这里的地,现在的问题是紫 {MOD}平面与地之间的阻抗(也就是紫 {MOD}平面的特征阻抗)太大,加电容的作用是使紫 {MOD}平面与地平面进行交流接地,也就是降低紫 {MOD}平面的特征阻抗。但是你说这样做没有效果,我就不觉得比较奇怪,如果可以,做仿真试试看,看问题出在哪里
分析不对之处,还请大侠们指出,谢谢

一周热门 更多>