设计M=12的计数器

2019-04-13 10:56发布

设计M=12的计数器

要求:

  • 用161计数器芯片,设计一个M=12的计数器
  • 上电后,对CLK信号,从0顺序计数到11,然后回绕到0
  • 当计数值为11的CLK周期,溢出信号OV输出一个高电平,其他周期OV信号输出0
  • 用波形仿真观察电路结果

设计思路:

将输入端A,B,C,D都输入0,QD,QC,QB,QA为输出,从0000至1011数到12个数,当QD,QB,QA都为1时,它们的与非为0,将结果输入LDN端,实现清零。即实现了12进制的计数。

步骤:

1.打开Quartus II 9.0,点击“New Project Wizard”新建工程并保存;
2.点击“New File”——“Block Diagram/Schematic”新建空白原理图文件,双击空白处添加连接器件,保存,点击小三角图标进行编译;
在这里插入图片描述
3.编译无误后,点击“New File”——“Vector Waveform File”新建波形文件,点击“Node Finder”——“List”添加引脚,并给引波形脚添加波形;
在这里插入图片描述
4.点击快捷图标后得到仿真波形。
在这里插入图片描述

结论:

如仿真波形所示,设计的是一个12进制的计数器,从0000数到1011。