TTL电平和CMOS电平的区别

2019-04-13 15:16发布

区别具体如下:   (一)TTL高电平3.6~5V,低电平0V~2.4V。
      CMOS电平Vcc可达到12V。
      CMOS电路输出高电平约为0.9Vcc,而输出低电平约为0.1Vcc。
      CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。
      TTL电路不使用的输入端悬空为高电平。
      另外,CMOS集成电路电源电压可以在较大范围内变化,因而对电源的要求不像TTL集成电路那样严格,用TTL电平他们就可以兼容。
(二)TTL电平是5V,CMOS电平一般是12V。        因为TTL电路电源电压是5V,CMOS电路电源电压一般是12V。5V的电平不能触发CMOS电路,12V的电平会损坏TTL电路,因此不能互相兼容匹配。
(三)TTL电平标准
      输出 L: <0.8V ; H:>2.4V。
      输入 L: <1.2V ; H:>2.0V
      TTL器件输出低电平要小于0.8V,高电平要大于2.4V。输入,低于1.2V就认为是0,高于2.0就认为是1。
     CMOS电平:
     输出 L: <0.1*Vcc ; H:>0.9*Vcc。
     输入 L: <0.3*Vcc ; H:>0.7*Vcc 。
  理想的数字电路电平是这样的:输入小于1/2VCC(电源电压)就是低电平,反之是高电平。实际的器件是做不到的,也不实用,如果输入电压在1/2VCC附近有干扰,就会发生错误的输入信号。现在常用的是:
TTL
数字电路电源是5V,2.7V < 高电平 < 5V,     0V < (=) 低电平 < 1.3V。
CMOS
数字电路电源电压一般是3V--9V,         2/3VCC < 高电平 < (=) VCC,
0V < (=)
低电平<1/3VCC。
中间的电压区域是不稳定的,CMOS器件不稳定区域电压高于TTL器件。如果是带
施密特输入结构的器件不稳定区域很小,接近理想器件。
总之,数字电路的电平可以这么认为:

2/3VCC < 高电平 < (=) VCC,
0V < (=) 低电平<1/3VCC。