数电_数字电路电平标准

2019-04-14 12:27发布

数电_数字电路电平标准 一、电平分类
1、TTL电路:只能在5V或以下工作。
  【TTL电平的噪声容限为0.4V】
  
TTL(VCC=5V) 
  输出:VOH>2.4V,VOL<0.4V    输入:VIH>2.0V,VIL<0.8V LVTTL_3.3V(VCC=3.3V)
  输出:VOH>2.4V,VOL<0.4V    输入:VIH>2V,VIL<0.8V LVTTL_2.5V(VCC=2.5V)
  输出:VOH>2.0V,VOL<0.2V    输入:VIH>1.7V,VIL<0.7V 2、CMOS电路:工作电压范围更宽,可达到12V
  【CMOS的噪声容限为1.5V】 CMOS(VCC=5V时)  
  输出:VOH>4.99V,VOL<0.01V  输入:VIH>3.5V,VIL<1.5V LVCMOS_3.3V(VCC=3.3V)
  输出:VOH>=3.2V,VOL<=0.1V  输入:VIH>=2.0V,VIL<=0.7V LVCMOS_2.5V(VCC=2.5V)
  输出:VOH>=2V,VOL<=0.1V  输入:VIH>=1.7V,VIL<=0.7V 3、计算机9针串口 (RS232)的电平
  【采用负逻辑】
  -15v ~ -3v 代表1
  +3v ~ +15v 代表0 4、RS485电平和RS422电平
  【两者均采用差分传输(平衡传输)的方式】
  +2 ~ +6v  代表1
  -2 ~ -6v  代表0 5、ECL及PECL
  【ECL即射极耦合逻辑(Emitter Coupled Logic)采用的是差分结构输出,并需要负电源供电。】
  【PECL即正电源射极耦合逻辑。】 6、LVDS电平接口:
  【LVDS即Low-Voltage Differential Signaling,是一种利用低压差分信号传输高速信号的电平标准。特点是:低压,低功耗,噪声抑制能力强。】 7、CML电平接口
  【CML即电流模式逻辑电平,采用恒流驱动,内置匹配电阻,使用简单,短距离高速应用中最多。】