TFT LCD工作时序

2019-04-14 16:59发布

摘自韦东山《嵌入式linux应用开发完全手册》 一、行数据传输过程 (1)VSYNC信号有效时,表示一帧数据的开始。 (2)VSPW表示VSYNC信号的脉冲宽度为VSPW+1个HSYNC信号周期,即VSPW+1行,这VSPW+1行的数据无效。 (3)VSYNC信号脉冲之后,还要经过VBPD+1个HSYNC信号周期,有效的行数据才出现。所以,在VSYNC信号有效之后,总共还要经过 VSPW+1+VBPD+1个无效的行,第一个有效的行才出现。 (4)随后连续发出LINEVAL+1行的有效数据。 (5)最后是VFPD+1个无效的行,完整的一帧数据结束,紧接着就是下一帧的数据了,即下一个VSYNC信号。 二、像素数据传输过程        现在深入到一行中像素数据的传输过程,它与行数据传输过程相似。 (1)HSYNC信号有效时,表示一行数据的开始。 (2)HSPW表示HSYNC信号的脉冲宽度为HSPW+1个VCLK信号周期,即HSPW+1个像素周期,这HSPW+1个像素的数据无效。 (3)HSYNC信号脉冲之后,还要经过HBPD+1个VCLK信号周期,有效的像素数据才出现。所以,在HSYNC信号有效之后,总共还要经过 HSPW+1+HBPD+1个无效的像素,第一个有效的像素才出现。 (4)随后连续发出HOZVAL+1个像素的有效数据。 (5)最后是HFPD+1个无效的像素,完整的一行数据结束,紧接着就是下一行的数据了,即下一个HSYNC信号。