专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
NXP
74HC595的中文资料
2019-07-12 13:32
发布
生成海报
站内文章
/
NXP MCU
10727
0
1325
74HC595——具有三态输出锁存功能的8位串行输入、串行/并行输出移位寄存器
本文翻译自NXP的74HC595的datasheet
74HC595和74HCT595是带有存储寄存器和三态输出的8位串行移位寄存器,移位寄存器和存储寄存器有各自的时钟。
每当移位寄存器输入时钟SHCP上升沿来临之时,数据被移出。
每当存储寄存器输入时钟STCP上升沿来临之时,数据并行的存储到存储寄存器。假设两个时钟上升沿同一时候到来,移位寄存器总是要比存储寄存器的提前一个时钟。
移位寄存器有一个串行出入(DS)和一个串行标准输出(Q7S)。同一时候也提供一个异步复位端(低电平有效),存储寄存器有一个8位3态总线输出。输出使能(OE)为低电平时,存储寄存器的值就输出。
以下是一个功能框图,有利于理解:
接着是一个逻辑符号:
各引脚的的说明例如以下:
符号 引脚 描写叙述 Q1 1 并行输出1 Q2 2 并行输出2 Q3 3 并行输出3 Q4 4 并行输出4 Q1 5 并行输出5 Q2 6 并行输出6 Q3 7 并行输出7 GND 8 接地 Q7S 9 串行数据输出 MR 10 (master reset)复位-低电平有效 SHCP 11 移位寄存器输入时钟(shift register clock iuput) STCP 12 存储寄存器输入时钟(storage register clock iuput) OE 13 输出使能(地电位有效) DS 14 串行数据输出输入 Q0 15 并行数据输出0 Vcc 16 电源
功能表例如以下:
时序图:
Ta的文章
更多
>>
CCS+C6678LE开发记录06:以太网接口测试
0 个评论
通过串口SCI更新DSP28335的用户程序
0 个评论
74HC595的中文资料
0 个评论
XILINX FPGA电源设计指南
0 个评论
热门文章
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮